تصميم مرشح توافقي رقمي DMF باستخدام FPGA لضغط إشارة التعديل الصفحي ذي الترميز الثنائي BPCM وفق سلسلة M على خلفية الضجيج الأبيض الجامع.


الملخص بالعربية

نتناول في هذه المقالة طريقة ضغط إشارة التعديل الصفحي ذي الترميز الثنائي BPCM وفق سلسلة M بشكل عملي على خلفية الضجيج الأبيض الجمعي بوساطة مرشح توافقي رقمي DMF وفق خوارزمية الطي في المجال الزمني لإشارة الدخل و الإشارة المرجعية (نسخة الإشارة) باستخدام شريحة رقمية من نوع: Cyclone II EP2C70F896C6 FPGA من شركة ALTERA المتوضعة على بورد التطوير و التعليم DE2-70 وفق البارامترات التالية: تردد التقطيع 50MHz،عرض النبضة ،عرض المقطع الواحد (الشريحة) ،عامل الضغط 128،نسبة مطال الإشارة إلى مطال الضجيج على دخل المرشح: و عامل الربح بالمعالجة: تدرس نتائج عمل المرشح باستخدام راسم إشارة رقمي لإشارة الدخل و إشارة الخرج من أجل عدة قيم لـ SNRINP المذكورة.

المراجع المستخدمة

C. Bancroft, Introduction to matched filters,2002,14
www.altera.com,2009,50
K. Coffman, Real World FPGA Design With Verilog. Prentice Hall, USA,2000,290

تحميل البحث